Главная /
Архитектура и организация ЭВМ
Архитектура и организация ЭВМ - ответы на тесты Интуит
В лекциях рассматриваются схемотехнические основы ЭВМ. Представлены основные устройства ЭВМ. Рассматривается взаимодействие устройств ЭВМ при автоматическом выполнении программы. Описана работа мультипрограммной ЭВМ.
Список вопросов:
- # Какое состояние имеет выход 7 трехвходового дешифратора с инверсными выходами, если состояние его входов равно 101?
- # Какое состояние имеет выход 5 трехвходового дешифратора, если состояние его входов равно 101?
- # Какое состояние имеют входы четырехвходового шифратора, если состояние его выходов равно 11?
- # Какое состояние входов является запрещенным для запоминающей ячейки, реализованной на элементах "И-НЕ"?
- # При каком состоянии входов запоминающая ячейка, реализованная на элементах "И-НЕ", установится в состояние "1"?
- # При каком состоянии входов запоминающая ячейка, реализованная на элементах "И-НЕ", установится в состояние "0"?
- # При каком значении синхросигнала переключается динамический триггер?
- # В каком типе триггерных схем изменение состояния возможно многократно за период действия синхросигнала при изменении состояния входных сигналов?
- # При каком значении синхросигнала переключается статический триггер?
- # Какое состояние имеет выход 6 трехвходового дешифратора, если состояние его входов равно 101 ?
- # При каком состоянии входов запоминающая ячейка, реализованная на элементах "И-НЕ", не изменит своего состояния?
- # Какую функцию выполняет вторая ступень двухступенчатого триггера?
- # С каким этапом совмещается этап формирования адреса следующей команды?
- # На каком этапе происходит выполнение операции в АЛУ?
- # Как изменится количество этапов выполнения команды пересылки данных MOV [BX+5],AX по сравнению с командой сложения?
- # На каком этапе происходит запись результата операции по адресу приемника результата?
- # Содержимое каких регистров меняется при формировании адреса следующей команды в персональной ЭВМ при отсутствии команд перехода?
- # Почему при формировании физического адреса содержимое сегментного регистра умножается на 16?
- # Сколько сегментных регистров содержит микропроцессор с архитектурой IA-32?
- # Какова разрядность сегментных регистров в 32-разрядном микропроцессоре?
- # Какие дополнительные возможности адресации операндов имеются в системе команд 32-разрядных микропроцессоров по сравнению с 16-разрядными?
- # Содержимое каких регистров меняется при формировании адреса следующей команды в персональной ЭВМ при отсутствии команд перехода?
- # Какие действия выполняются в ЭВМ на 4-м этапе выполнения линейной команды?
- # Какие из блоков, входящих в состав 32-разрядного микропроцессора, отсутствовали в структуре 16-разрядного микропроцессора?
- # Из каких блоков состоит диспетчер памяти 32-разрядного микропроцессора?
- # Сколько сегментных регистров имеется в микропроцессоре с архитектурой IA-32?
- # Какие преимущества обеспечивает конвейерный принцип обработки информации (при идеальном конвейере)?
- # Какие из действий не выделяются в пятиступенчатом конвейере в отдельный этап?
- # Какими средствами при конвейерной обработке информации обеспечивается повышение производительности работы микропроцессора?
- # Чем определяется длительность такта работы микропроцессора при конвейерной обработке информации?
- # Чем характеризуется идеальный конвейер?
- # Как изменяется длительность такта при переходе от последовательного выполнения команд к конвейерному?
- # Какова длительность выполнения 20 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?
- # Какова длительность выполнения 10 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?
- # Какова длительность выполнения 100 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?
- # Как называются конфликты в конвейере, возникающие при конвейеризации команд переходов?
- # Как называются конфликты в конвейере, возникающие в случаях, когда выполнение одной команды зависит от результата выполнения предыдущей команды?
- # Как называются конфликты в конвейере, возникающие в том случае, когда аппаратные средства микропроцессора не могут поддерживать все возможные комбинации команд в режиме одновременного выполнения с совмещением?
- # Чем характеризуется идеальный конвейер?
- # Какова длительность выполнения 15 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?
- # Какова длительность выполнения 30 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс?
- # Каковы причины возникновения структурных конфликтов в конвейере?
- # Что характерно для мультипрограммного режима работы ЭВМ?
- # Чем отличается состояние готовности процесса от состояния ожидания?
- # Что характеризует коэффициент мультипрограммирования мультипрограммной ЭВМ?
- # Какое из соотношений между последовательностями состояний процесса является верным?
- # Какие показатели характеризуют использование аппаратных ресурсов ЭВМ при мультипрограммном режиме работы?
- # Каким образом можно обеспечить повышение пропускной способности мультипрограммной ЭВМ в случае, когда к одному из ресурсов образуется большая очередь?
- # Как в общем случае изменяется время выполнения программы при увеличении коэффициента мультипрограммирования?
- # Как в общем случае изменяется время выполнения пакета программ при увеличении коэффициента мультипрограммирования?
- # В каких случаях статическое распределение ресурсов предпочтительнее динамического?
- # Чем характеризуется мультипрограммный режим работы ЭВМ?
- # В каком случае увеличение коэффициента мультипрограммирования увеличивает пропускную способность ЭВМ?
- # Как вычисляется интервал существования процесса?
- # Как изменит повышение приоритета одной из программ пропускную способность мультипрограммной ЭВМ?
- # Какие характеристики ресурса порождают конфликты?
- # Какие характеристики соответствуют виртуальному ресурсу?
- # Укажите основные режимы работы мультипрограммной ЭВМ.
- # Какие из дисциплин распределения ресурсов относятся к многоочередным?
- # Укажите основные одноочередные дисциплины распределения ресурсов.
- # На основе какой одноочередной дисциплины распределения ресурсов обычно строятся многоочередные дисциплины?
- # Какая из одноочередных дисциплин распределения ресурсов наиболее благоприятствует выполнению коротких запросов?
- # В какой из одноочередных дисциплин распределения ресурсов время нахождения в очереди длинных и коротких запросов зависит только от момента их поступления?
- # Какая из модификаций многоочередной дисциплины распределения ресурсов предназначена для того, чтобы устранить недопустимо большое время выполнения длинных запросов?
- # Какой из режимов работы мультипрограммной ЭВМ используется в системах управления?
- # Какой из режимов работы ориентирован на обеспечение максимальной пропускной способности мультипрограммной ЭВМ?
- # В какой из одноочередных дисциплин распределения ресурсов время нахождения в очереди длинных и коротких запросов зависит только от момента их поступления?
- # Какие недостатки имеет существенное сокращение длительности кванта времени, выделяемого программе на владение ресурсом?
- # Для каких целей в мультипрограммной ЭВМ используется алгоритм планирования Корбато?
- # При какой дисциплине распределения ресурсов вновь поступивший запрос с максимальным уровнем приоритета будет быстрее принят к обслуживанию?
- # Для каких программ эффективен пакетный режим работы мультипрограммной ЭВМ?
- # Какой порядок учета приоритета вновь поступивших запросов возможен в базовом варианте многоочередной дисциплины распределения ресурсов (со временем кванта, не зависящим от номера очереди)?
- # Какой основной показатель используется при оценке эффективности ЭВМ, работающей в режиме реального времени?
- # Какой основной показатель используется при оценке эффективности ЭВМ, работающей в пакетном режиме?
- # Чем отличается обработка прерывания от выполнения подпрограммы?
- # Какими средствами реализуется механизм обработки прерываний?
- # В какой момент в современных ЭВМ проводится проверка наличия запроса прерывания?
- # Какие из действий по обработке прерывания выполняются процессором автоматически?
- # Каковы достоинства дейзи-цепочки определения приоритета запроса прерывания?
- # Каково назначение контроллера приоритетных прерываний?
- # Какими средствами можно запретить все аппаратные маскируемые прерывания?
- # Каким образом микропроцессор определяет адрес программы – обработчика прерывания поступившего запроса?
- # Чем определяется глубина прерывания?
- # Чем отличается обработка прерывания от выполнения подпрограммы?
- # В чем состоит преимущество определения наличия запроса прерывания по окончании команды перед определением наличия запроса по окончании этапа выполнения команды?
- # Что такое "тип прерывания"?
- # Что такое "вектор прерывания"?
- # От какого количества источников может воспринимать запросы контроллер приоритетных прерываний?
- # Какую информацию сохраняет микропроцессор при переходе от основной программы к обработчику прерывания?
- # Какая часть программного обеспечения всегда располагается в оперативной памяти?
- # Какие основные функции выполняет система управления памятью?
- # Каковы основные системные требования при распределении памяти?
- # Каковы особенности статического распределения памяти?
- # Каковы предпосылки динамического распределения памяти?
- # Что такое виртуальная память?
- # Как преобразуется смещение в странице при переводе виртуальных адресов в физические?
- # Почему виртуальная память строится на основе страничного, а не сегментного представления памяти?
- # На основе какого разбиения логической памяти строится виртуальная память?
- # Каковы основные требования пользователей к распределению памяти?
- # Какие адреса использует программист при составлении программ?
- # Почему концепция виртуальной памяти базируется на ее страничном разбиении?
- # Каким образом виртуальный адрес преобразуется в физический?
- # Каковы основные недостатки сегментного распределения памяти?
- # Каковы преимущества статического распределения памяти?
- # Какой принцип логической организации памяти используется в персональной ЭВМ?
- # Какое минимальное количество обращений к оперативной памяти выполняется в персональной ЭВМ при вычислении физического адреса в сегментно-страничном адресном пространстве без использования средств сокращения времени преобразования?
- # Какое минимальное количество обращений к оперативной памяти выполняется в персональной ЭВМ при вычислении физического адреса в сегментированном адресном пространстве без использования средств сокращения времени преобразования адреса?
- # Какое минимальное количество обращений к оперативной памяти выполняется в персональной ЭВМ при страничном преобразования адреса без использования средств сокращения времени преобразования?
- # Где содержится начальный адрес сегмента информации персональной ЭВМ?
- # Для каких целей используется селектор в персональной ЭВМ?
- # Как определяется номер виртуальной страницы при сегментно-страничном преобразовании адреса?
- # Из каких частей состоит логический адрес, используемый для получения физического адреса в персональной ЭВМ?
- # Какие средства используются в персональной ЭВМ для сокращения времени получения физического адреса памяти в сегментно-страничном адресном пространстве?
- # Для каких целей в персональной ЭВМ используется буфер ассоциативной трансляции адреса страницы?
- # Какие действия должны предотвращаться средствами защиты памяти?
- # На каких классических методах базируется система защиты памяти?
- # Каковы основные преимущества метода защиты отдельных ячеек памяти?
- # Каковы основные недостатки метода граничных регистров?
- # Каковы основные достоинства метода ключей защиты?
- # Каковы основные механизмы защиты памяти в персональной ЭВМ?
- # Какие проверки выполняются в персональной ЭВМ средствами защиты при управлении памятью?
- # Какие проверки в процессе функционирования программы на персональной ЭВМ выполняются средствами защиты по привилегиям?
- # Чем определяется уровень привилегий сегмента персональной ЭВМ?
- # Какой основной недостаток метода ключей защиты?
- # Какое основное достоинство метода граничных регистров?
- # Каковы основные механизмы защиты памяти в персональной ЭВМ?
- # Какие проверки в процессе функционирования программы на персональной ЭВМ выполняются средствами защиты по привилегиям?
- # Какое количество уровней привилегий поддерживается на аппаратном уровне в персональных компьютерах?
- # В каком кольце защиты следует располагать программы при использовании одноуровневой программной системы?
- # Что из перечисленного не входит в понятие интерфейса?
- # Какими параметрами характеризуется интерфейс?
- # Какие проблемы должны быть решены при разработке систем ввода-вывода информации?
- # Какие задачи возлагаются на интерфейсные схемы устройств ввода-вывода?
- # Каков основной недостаток магистрально-модульного способа организации ЭВМ?
- # Каков основной недостаток программно-управляемого способа передачи информации?
- # В каких случаях программно-управляемый обмен между памятью и устройством ввода-вывода эффективнее обмена в режиме прямого доступа к памяти?
- # Какие из сигналов на шине ISA используются при обмене информации в режиме прямого доступа к памяти?
- # Какая информация должна быть занесена в контроллер прямого доступа к памяти при его инициализации?
- # Каким образом чаще всего решается проблема построения ЭВМ с переменным набором составляющих ее модулей?
- # Какие задачи возлагаются на интерфейсные схемы устройств ввода-вывода?
- # Как организуется параллельная во времени работа процессора над вычислительной частью программы и выполнение периферийными устройствами процедур ввода-вывода?
- # В какое состояние переводятся шины микропроцессора при поступлении сигнала от контроллера на прямой доступ к памяти?
- # Какие из сигналов на шине ISA используются системой прерывания персонального компьютера?
- # Какой основной недостаток обмена информацией в режиме прямого доступа к памяти?
- # Какое состояние имеет трехразрядный суммирующий счетчик, предварительно сброшенный в "0", после поступления на его счетный вход 10-ти сигналов?
- # Какое состояние имеет четырехразрядный суммирующий счетчик, предварительно сброшенный в "0", после поступления на его счетный вход 10-ти сигналов?
- # Какое состояние имеет четырехразрядный суммирующий счетчик, предварительно сброшенный в "0", после поступления на его счетный вход 20-ти сигналов?
- # От чего зависит время задержки асинхронного счетчика?
- # Для каких целей может использоваться сдвиговый регистр в АЛУ, выполняющем умножение чисел в прямом коде со старших разрядов множителя?
- # Что характеризует триггерные схемы, составляющие регистр хранения?
- # Какие типы триггеров можно использовать для построения регистра хранения?
- # Регистры сдвига строятся на двухступенчатых триггерах для того, чтобы
- # Какой счетчик называется реверсивным?
- # Сколько асинхронных входов сброса в "0" имеет регистр хранения?
- # Сколько входов для последовательного ввода информации имеется в регистре, осуществляющем сдвиг в одну сторону?
- # Какие функции может выполнять регистр сдвига?
- # Из каких основных устройств состоит ЭВМ?
- # Какова разрядность регистра множимого RGX (без учета знакового разряда) в АЛУ, выполняющем операцию умножения n-разрядных чисел, заданных в прямом коде, со старших разрядов множителя?
- # Какая операция соответствует действию |X | = |X |·2-1 в арифметико-логическом устройстве?
- # Какие функции должен выполнять регистр множимого RGX в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, со старших разрядов множителя?
- # Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в дополнительном коде, с младших разрядов множителя?
- # Какие функции должен выполнять регистр результата RGZ в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя?
- # Какой сигнал необходимо подавать на вход С0 сумматора в АЛУ, выполняющем операцию умножения чисел, заданных в обратном коде?
- # Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата на его выходе в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием модулей чисел?
- # Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата в случае суммирования чисел, заданных в дополнительном коде, по сравнению с суммированием модулей чисел?
- # Какова разрядность регистра множимого RGX (без учета знакового разряда) в АЛУ, выполняющем операцию умножения n-разрядных чисел, заданных в прямом коде, с младших разрядов множителя?
- # Откуда в арифметико-логическое устройство поступают управляющие сигналы?
- # Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя?
- # Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием чисел, заданных в дополнительном коде?
- # Каким образом в арифметико-логическом устройстве при выполнении умножения чисел, заданных в дополнительном коде, с младших разрядов множителя осуществляется переход к анализу очередного разряда множителя?
- # На какие типы делятся устройства управления?
- # Какое из понятий соответствует действию, выполняемому одним управляющим сигналом за один такт?
- # Как называется совокупность микроопераций, выполняемых в одном такте?
- # Как называется совокупность микрокоманд, предназначенная для выполнения некоторой функционально законченной последовательности действий?
- # Какие преимущества имеет микропрограммное устройство управления по сравнению с устройством управления схемного типа?
- # Чем определяется количество управляющих сигналов, вырабатываемых устройством управления?
- # Какие блоки входят в состав схемного устройства управления?
- # Какие блоки входят в состав микропрограммного устройства управления?
- # Какие преимущества имеет устройство управления схемного типа по сравнению с микропрограммным устройством управления?
- # Каково назначение устройства управления в ЭВМ?
- # Какая информация используется при работе устройства управления?
- # Какие схемные решения используются при построении датчика сигналов?
- # Какой из датчиков сигналов имеет лучшее быстродействие (считая, что все используемые в датчиках элементы имеют одинаковое быстродействие)?
- # От чего зависит разрядность памяти микропрограмм микропрограммного устройства управления?
- # От чего зависит количество слов в памяти микропрограмм микропрограммного устройства управления?
- # Какова минимальная адресуемая ячейка памяти в современных ЭВМ?
- # Какие основные параметры характеризуют запоминающее устройство?
- # Чем определяется быстродействие запоминающего устройства при считывании информации?
- # Чем определяется быстродействие запоминающего устройства при записи информации?
- # Чем определяется емкость памяти?
- # В запоминающем устройстве какого типа время доступа не зависит от места расположения участка памяти?
- # Сколько БИС с организацией 1К слов по 1 разряд потребуется для построения ЗУ с организацией 4К слов по 4 разряда?
- # Сколько входов имеет дешифратор в запоминающем устройстве с организацией 16К слов по 16 разрядов, построенном на БИС с организацией 1К слов по 8 разрядов?
- # Сколько БИС с организацией 1К слов по 8 разрядов потребуется для построения ЗУ с организацией 16К слов по 16 разрядов?
- # Какое из представленных запоминающих устройств в составе одной ЭВМ обладает наиболее высоким быстродействием?
- # Какое из запоминающих устройств в составе одной ЭВМ обладает наибольшей емкостью?
- # Чем определяется время обращения к регистровой памяти?
- # Чем характеризуется идеальное запоминающее устройство?
- # Сколько БИС с организацией 8К слов по 16 разрядов потребуется для построения ЗУ с организацией 1К слов по 32 разряда?
- # Сколько БИС с организацией 1К слов по 16 разрядов потребуется для построения ЗУ с организацией 16К слов по 32 разряда?
- # Какую длину может иметь непосредственный операнд в 16-разрядном микропроцессоре?
- # Какое сочетание режимов адресации двухоперандной команды невозможно в системе команд 16-разрядного микропроцессора?
- # Какой из сегментных регистров используется по умолчанию при формировании физического адреса операндов, находящихся в оперативной памяти, при режимах адресации, использующих для формирования эффективного адреса регистр BP?
- # Какой из сегментных регистров используется по умолчанию при формировании физического адреса операндов, находящихся в оперативной памяти, при режимах адресации, не использующих для формирования эффективного адреса регистр BP?
- # Какие регистры можно использовать при базово-индексной адресации в 16-разрядном микропроцессоре?
- # Какова разрядность физического адреса 16-разрядного микропроцессора?
- # Значения каких регистров изменяются при выполнении команд условных переходов?
- # Значения какого регистра изменяются при выполнении команд внутрисегментных безусловных переходов?
- # Какие регистры можно использовать при относительной базово-индексной адресации в 16-разрядном микропроцессоре?
- # Какие из режимов адресации не используются в системе команд 16-разрядного микропроцессора?
- # Значения каких регистров изменяются при выполнении команд межсегментных переходов?
- # Какую длину имеет непосредственный операнд в 16-разрядном микропроцессоре при значении признака w=1?
- # Какие регистры можно использовать при косвенной адресации в 16-разрядном микропроцессоре?
- # Какова максимальная длина команды 16-разрядного микропроцессора?
- # Какова разрядность эффективного адреса 16-разрядного микропроцессора?
- # Каково назначение признака s в командах, использующих непосредственный операнд?
- # Какую длину имеет команда прямого межсегментного перехода?
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD CL, 12h
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB [SI+12h], DX
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD [BX+SI], AX
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB [SI+12h], DX
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD AL,25h
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB AL,25h
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD AX, 1234h
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB [SI+12h],7856h
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD [SI+12h],7856h
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD DH, 12h
- # Представьте в машинном виде следующую команду (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD DI, [DI]
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB [DI+12h], DX
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD AX,253Ah
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD AL, 12h
- # Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB [DI+12h],3456h
- # Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP)=243Ch и осуществляющей переход на команду по адресу 24C3h.
- # Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP) = 5B4Fh и осуществляющей переход на команду по адресу 5B8Dh.
- # Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP)=673Ah и осуществляющей переход на команду по адресу 672Bh.
- # Определите адрес команды, которая будет выполняться после команды перехода 7007h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 1, SF = 0, CF = 0, OF = 1.
- # Определите адрес команды, которая будет выполняться после команды перехода 7407h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 0, SF = 1, CF = 0, OF = 1.
- # Определите адрес команды, которая будет выполняться после команды перехода 7807h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 0, SF = 1, CF = 0, OF = 1.
- # Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): 2В871234h
- # Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): 0110h
- # Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): 812C1234h
- # Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP)=C324h и осуществляющей переход на команду по адресу C355h.
- # Определить смещение, которое должно быть указано в команде близкого внутрисегментного перехода, расположенной по адресу (IP) = 5BF6h и осуществляющей переход на команду по адресу 4B8Dh.
- # Определите адрес команды, которая будет выполняться после команды перехода 7808h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 1, SF = 0, CF = 0, OF = 1.
- # Определите адрес команды, которая будет выполняться после команды перехода 7007h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 0, SF = 1, CF = 0, OF = 1.
- # Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): 2AA71234h
- # Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): 0310h
- # Почему арифметические команды формата "память-регистр" выполняются дольше, чем команды формата "регистр-память" при одинаковом режиме адресации памяти?
- # Арифметические команды какого формата: "память-регистр" или "регистр-память" – выполняются дольше при одинаковом режиме адресации памяти?
- # От чего зависит время выполнения команд умножения?
- # В каком случае команда условного перехода выполняется дольше?
- # От чего зависит время выполнения арифметической команды?
- # Почему команда условного перехода выполняется дольше при выполнении условия перехода, чем при невыполнении?
- # Какое количество тактов будет выполняться следующая команда ES: SUB [123h], DX Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса
- # Какое количество тактов будет выполняться следующая команда? ADD DX,[BX+DI+123H] Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса.
- # Какое количество тактов будет выполняться следующая команда? ES: ADD [BX], 12H Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса.
- # Как зависит время считывания операнда-слова от его месторасположения в оперативной памяти?
- # Как влияет замена сегментного регистра, используемого по умолчанию для адресации операнда в памяти, на длительность выполнения команды?
- # Для сокращения времени выполнения программы, имеющей циклические участки, требуется
- # Почему считывание из памяти операнда-слова, не выровненного по границе слова, занимает больше времени, чем выровненного операнда?
- # Какое количество тактов будет выполняться следующая команда SS: SUB DX, [BX] Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса.
- # Какое количество тактов будет выполняться следующая команда? ADD [BX+123H],DX Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса.