Главная /
Архитектура микропроцессоров
Архитектура микропроцессоров - ответы на тесты Интуит
Курс ориентирован на изучение вопросов, являющихся основой всей вычислительной техники – архитектуры микропроцессоров и систем на их основе. Знание этого материала помимо самостоятельного значения закладывает фундамент для освоения таких базовых вопросов в сфере информационных технологий, как системное и прикладное программирование, операционные системы, информационная безопасность, интерфейсы и многие другие.
Список вопросов:
- # Что такое микропроцессор?
- # Каким образом меняются затраты на изготовление устройств, использующих микропроцессорные БИС, с ростом уровня интеграции элементов на кристалле?
- # Какие модификации в развитии архитектуры IA-32 появились в микропроцессоре Pentium III ?
- # Каково назначения диспетчера памяти в МП с архитектурой IA-32?
- # Какие параметры характеризуют архитектуру микропроцессора?
- # Каковы основные области применения универсальных микропроцессоров?
- # В каком году был выпущен первый серийный микропроцессор?
- # Чем характеризуется защищенный режим работы МП с архитектурой IA-32?
- # Каковы отличительные черты секционированных микропроцессоров?
- # Какими параметрами характеризуются универсальные микропроцессоры?
- # Каково основное применение однокристальных микроконтроллеров?
- # Какой микропроцессор первым включил в свой состав все основные блоки, характеризующие архитектуру A-32 ?
- # Какие параметры характеризуют архитектуру микропроцессора?
- # Каковы недостатки секционированных микропроцессоров?
- # Какие из устройств, входящих в состав однокристальных микроконтроллеров, отсутствуют в универсальных микропроцессорах?
- # Какие модификации в развитии архитектуры IA-32 появились в микропроцессоре i486?
- # Какую функцию выполняет FPU в МП с архитектурой IA-32?
- # Укажите особенности системы команд однокристальных микроконтроллеров
- # Какова область применения сигнальных процессоров?
- # Какие блоки МП с архитектурой IA-32 используются при страничном преобразовании адреса?
- # Какие характеристики используются при анализе микропроцессора как электронного прибора?
- # Какова особенность системы команд однокристальных микроконтроллеров?
- # Какие модификации в развитии архитектуры IA-32 появились в микропроцессоре Pentium MMX ?
- # Какое обращение допускают регистры общего назначения в МП с архитектурой IA-32?
- # На какие классы делятся микропроцессоры?
- # Какие из устройств, входящих в состав универсальных микропроцессоров, отсутствуют, как правило, в однокристальных микроконтроллерах?
- # Какие блоки входят в состав MMU в МП с архитектурой IA-32?
- # Чем характеризуется реальный режим работы МП с архитектурой IA-32?
- # Какими параметрами характеризуются однокристальные микроконтроллеры?
- # Как назывался первый серийный микропроцессор?
- # Какие модификации в развитии архитектуры IA-32 появились в микропроцессоре Pentium?
- # Какие блоки входят в состав микропроцессора i486 ?
- # Какими параметрами характеризуются универсальные микропроцессоры?
- # В чем заключается закон Мура?
- # Как называется первый 64-разрядный микропроцессор фирмы Intel ?
- # Каково назначение кэш-памяти?
- # Каковы основные черты микроархитектуры Pentium 4?
- # В чём особенность использования кэш-памяти команд 1-го уровня в Pentuim 4?
- # Каковы основные особенности программ мультимедийной обработки?
- # Каковы особенности работы АЛУ микропроцессора Pentium 4 по сравнению с Pentium III?
- # Каково назначение блока физических регистров микропроцессора Pentium 4?
- # Каковы основные черты MMX-технологии обработки данных?
- # Каковы характеристики системной шины FSB микропроцессора Pentium 4?
- # Каковы особенности блок распределения микрокоманд микропроцессора Pentium 4?
- # Какова схема обработки данных по технологии ММХ?
- # Как изменилась глубина конвейера микропроцессора Pentium 4 по сравнению с Pentium III ?
- # Какую роль играют порты в микроархитектуре микропроцессора Pentium 4 ?
- # Какова разрядность MMX-регистров?
- # В чём заключается концепция динамического выполнения команд, использованная в микропроцессоре Pentium 4?
- # Какие исполнительные устройства входят в состав микропроцессора Pentium 4?
- # Какие новые типы данных используют MMX-команды?
- # Как реализуется гарвардская архитектура в микропроцессоре Pentium 4?
- # Какие особенности микропроцессора Pentium 4 играют наиболее важную роль при определении скорости обмена с памятью запросов длиной до 64 байт?
- # Как сказывается использование MMX-команд на работе конвейера микропроцессора?
- # По каким направлениям традиционно шло повышение производительности микропроцессоров?
- # Чем характеризуются микропроцессоры с архитектурой EPIC?
- # В чем заключается особенность организации flash-памяти микропроцессора Polaris?
- # Каковы недостатки повышения производительности микропроцессоров только за счет увеличения тактовой частоты?
- # Каковы основные недостатки архитектуры с явным параллелизмом в командах?
- # Каковы особенности взаимодействия ядер в микропроцессоре Polaris?
- # Каковы недостатки повышения производительности микропроцессоров за счет увеличения числа конвейеров в микропроцессоре?
- # Чем характеризуются микропроцессоры с архитектурой CMP?
- # В чем особенность формата отдельной машинной команды микропроцессора Itanium?
- # Укажите основные направления развития архитектуры современных микропроцессоров
- # Какой показатель положен во главу угла при проектировании микропроцессора Polaris?
- # Каковы особенности системной шины микропроцессора Itanium?
- # Каковы основные достоинства архитектуры с явным параллелизмом в системе команд?
- # Какие блоки входят в состав вычислителя процессорного элемента микропроцессора Polaris?
- # Каково назначение файла предикатов в микропроцессоре Itanium?
- # Чем характеризуются микропроцессоры с архитектурой EPIC?
- # Чем характеризуются микропроцессоры с архитектурой SMT?
- # Какие блоки входят в состав процессорного элемента микропроцессора Polaris?
- # Укажите классические требования к микропроцессорам, имеющим RISC-архитектуру
- # Какие типы устройств содержит микропроцессор Power4?
- # Как распределяется кэш-память между ядрами микропроцессора Power4?
- # Укажите классические требования к микропроцессорам, имеющим RISC-архитектуру
- # Какие из указанных микропроцессоров имеют RISC-архитектуру?
- # Что представляет собой микросхемный модуль на базе микропроцессора Power4?
- # Укажите модификации в RISC-архитектуре современных микропроцессорах по сравнению с классическими требованиями
- # Каковы причины того, что RISC-микропроцессоры мало представлены в сегменте персональных компьютеров
- # Каковы особенности использования кэш-памяти второго уровня в микропроцессоре Power4?
- # Какое развитие получила RISC-архитектура со времени своего возникновения?
- # Какова длина конвейера микропроцессора Power4??
- # Каковы особенности использования кэш-памяти третьего уровня в микропроцессоре Power4?
- # Какими аппаратными средствами обеспечивается поддержка RISC-архитектуры?
- # Какие черты микроархитектуры характеризуют Power4 как RISC-микропроцессор?
- # Каковы особенности использования статического предсказания адреса перехода в микропроцессоре Power4?
- # Каковы особенности формата команды RISC-микропроцессора?
- # Каковы главные особенности микропроцессора Power4?
- # Каковы особенности исполнения команд в микропроцессоре Power4?
- # Какой из типов вычислительной системы обладает наименьшей связностью общих ресурсов?
- # Каковы основные черты систем с симметричной мультипроцессорной обработкой?
- # Что такое транспьютер?
- # Какая из структур не относится к многопроцессорным и многомашинным вычислительным системам?
- # Каковы основные черты кластеров?
- # Какой фирмой был разработан и запатентован первый транспьютер?
- # Какая из структур не относится к многопроцессорным и многомашинным вычислительным системам?
- # Каковы основные черты NUMA-систем?
- # Какие блоки входят в состав транспьютера?
- # Какая из многопроцессорных вычислительных систем обладает наибольшей связностью общих ресурсов?
- # Что входит в состав узла NUMA-системы?
- # Сколько внешних каналов связи входит в состав транспьютера?
- # Из чего состоит узел кластера?
- # Каковы особенности программирования MPP-систем?
- # Какова разрядность внешнего канала связи транспьютера?
- # Каковы основные черты MPP-систем?
- # Каковы основные области применения кластеров?
- # Чем определяются основные ограничения на рост производительности SMP-систем?
- # Какие архитектуры вычислительных систем выделяются по классификации Флинна?
- # В чём заключается особенность использования систем cc-NUMA по сравнению с NUMA-системами?
- # Каковы возможности отладки программного обеспечения для мультитранспьютерной системы с использованием только одного транспьютера
- # Какие блоки входят в состав однокристального микроконтроллера MCS-51?
- # Почему в МК-51 используется 4 банка по 8 регистров, а не единый блок из 32-х регистров?
- # Какой максимальный интервал времени можно отсчитать с помощью таймера-счетчика микроконтроллера МК-51, работающего на тактовой частоте 12 МГц в режиме, обеспечивающем 16-разрядный счет?
- # Для чего обычно используется режим счета таймера-счетчика с автоматической перезагрузкой (режим 2)?
- # Какие блоки НЕ входят в состав однокристального микроконтроллера MCS-51?
- # Какова частота машинного цикла микроконтроллера МК-51, если его внешняя частота равна 12 МГц?
- # Через какой промежуток времени таймер-счетчик T/C0 микроконтроллера МК-51, работающего на тактовой частоте 12 МГц в режиме, обеспечивающем 16-разрядный счет, выдаст сигнал запроса прерывания, если его начальное состояние следующее: TH0=FFh, TL0=F5h ?
- # Какое количество источников прерываний используется в микроконтроллере МК-51?
- # Система команд какого типа микропроцессоров обычно содержит большее количество режимов адресации?
- # Какова частота машинного цикла микроконтроллера МК-51, если его внешняя частота равна 6 МГц?
- # Какой максимальный интервал времени можно отсчитать с помощью таймера-счетчика микроконтроллера МК-51, работающего на тактовой частоте 12 МГц в режиме, обеспечивающем 8-разрядный счет?
- # Каковы источники прерываний в МК-51?
- # Какова разрядность однокристального микроконтроллера МК-51?
- # Почему программу для микроконтроллера МК-51 необходимо размещать, начиная с нулевого адреса памяти программ?
- # Какое значение будут иметь регистры TL0 и TH0 таймера/счетчика, работающего в режиме 2 счета внешних событий, после поступления на его счетный вход 10 импульсов, если их начальное состояние следующее: TL0 = 250; TH0= 250 ?
- # Сколько уровней приоритетов прерываний имеется в микроконтроллере МК-51?
- # Какое количество параллельных портов входит в состав МК-51?
- # Какая информация располагается в ОЗУ микроконтроллера МК-51?
- # Какое значение будут иметь регистры TL0 и TH0 таймера/счетчика, работающего в режиме 2 счета внешних событий, после поступления на его счетный вход 6 импульсов, если их начальное состояние следующее: TL0 = 252; TH0= 252 ?
- # Состояние каких флагов проверяется при разрешении прохождения запроса прерывания на обработку в МК-51?
- # Какие параллельные порты могут использоваться в МК-51 для ввода информации?
- # Какое количество таймеров-счетчиков входит в состав МК-51?
- # Каким образом таймер-счетчик отсчитывает интервалы времени?
- # Как микроконтроллер МК-51выбирает запрос на обслуживание в случае одновременного поступления нескольких запросов прерываний с одинаковыми приоритетами в регистре IP?
- # В чем особенность использования порта Р0 в МК-51?
- # Каково назначение таймеров-счетчиков в МК-51?
- # Как таймер-счетчик сообщает об истечении заданного промежутка времени?
- # Как микроконтроллер выбирает запрос на обслуживание в случае одновременного поступления нескольких запросов прерываний МК-51?
- # В чем особенность использования порта Р3 в МК-51?
- # Для подсчета каких внешних событий используются таймеры-счетчики в МК-51?
- # Какова в зависимости от режима работы может быть разрядность счетчика в таймере-счетчике микроконтроллера МК-51?
- # Как микроконтроллер находит программу - обработчик прерываний?
- # В каких случаях в МК-51 возможны вложенные прерывания?
- # Каковы основные механизмы взаимодействия микропроцессора и внешних устройств?
- # Каким способом можно подключить к одному порту однокристального микроконтроллера несколько цифровых датчиков?
- # Какое количество сигналов запросов внешних прерываний используется в микроконтроллере МК-51?
- # Каковы особенности обмена информацией по прерыванию в МПС?
- # Каковы источники прерываний в МК-51?
- # Каковы основные тенденции в развитии однокристальных микроконтроллеров?
- # Каковы особенности обмена информацией в МПС по готовности внешнего устройства?
- # Сколько уровней приоритетов прерываний имеется в микроконтроллере МК-51?
- # Каковы особенности архитектуры и микроархитектуры микроконтроллеров AVR по сравнению с архитектурой МК-51?
- # Каковы условия корректного выполнения программно-управляемого обмена информацией в МПС?
- # Как микроконтроллер Мк-51 находит программу - обработчик прерываний?
- # Укажите отличительные черты микроконтроллеров семейства AT32UC3
- # При каких условиях обмен по прерыванию эффективнее других способов обмена?
- # Каковы основные тенденции в развитии однокристальных микроконтроллеров?
- # Как микроконтроллер МК-51 выбирает запрос на обслуживание в случае одновременного поступления нескольких запросов прерываний с одинаковыми приоритетами в регистре IP?
- # Каким образом микропроцессор может корректно выполнить обмен информацией с внешним устройством, не проверяя состояние его готовности?
- # В каких случаях в МК-51 возможны вложенные прерывания?
- # Каковы особенности архитектуры и микроархитектуры микроконтроллеров AVR по сравнению с архитектурой МК-51?
- # Для каких целей предназначены процессоры ЦОС?
- # Чем обусловлено введение в систему команд процессоров ЦОС команды умножения с накоплением?
- # Каким образом вычисляются параметры гармоник, составляющих дискретный сигнал?
- # Какие фирмы наиболее широко представлены на рынке процессоров ЦОС?
- # Какие операции относятся к цифровой обработке сигналов?
- # Как можно выполнить операцию "фильтр нижних частот" для дискретного сигнала?
- # Каковы особенности работы процессоров ЦОС?
- # Какие специализированные команды входят в состав системы команд процессоров ЦОС?
- # Какое выражение гармонического колебания называется гармоникой?
- # Каковы особенности системы команд процессоров ЦОС?
- # Зачем в систему команд большинства процессоров ЦОС введены команды работы с битами адреса?
- # Какова вычислительная сложность быстрого преобразования Фурье по методу Кули-Тьюки (N - число отсчетов при дискретизации сигнала)?
- # Какие действия выполняются при преобразовании Фурье?
- # Какие основные блоки входят в состав сигнального процессора TMS320F283 ?
- # Каковы причины низкого энергопотребления DSP-процессоров?
- # В чём заключается физический смысл дискретного преобразования Фурье?
- # Каким образом выполняется дискретизация аналогового сигнала?
- # Какие параметры гармонического колебания можно восстановить по его гармонике?
- # Каковы основные особенности МПС как объектов контроля?
- # Каковы требования к инструментальным средствам контроля и отладки МПС, применяемым на этапе разработки?
- # Какие функции выполняют ПЗУ-мониторы?
- # Какие особенности МПС способствуют упрощению процесса их отладки?
- # Каково назначение логического анализатора?
- # Какие средства используются для автономной разработки и отладки программного обеспечения микропроцессорных систем?
- # Каковы особенности контроля МПС на этапе разработки?
- # Какие приборы используются при автономной отладке аппаратуры МПС?
- # Каково назначение JTAG эмулятора?
- # Каковы требования к инструментальным средствам контроля и отладки МПС, применяемым на этапе разработки?
- # Какие функции выполняет внутрисхемный эмулятор в процессе отладки МПС?
- # Каковы достоинства JTAG эмулятора?
- # Каковы требования к инструментальным средствам контроля и отладки МПС, применяемым при промышленном производстве?
- # Каковы функции эмулятора ПЗУ?
- # Каковы недостатки JTAG эмулятора?
- # Каковы особенности контроля работоспособности МПС в процессе эксплуатации?
- # Какие возможности должны предоставлять средства контроля и отладки МПС ?
- # Каково назначение плат развития?
- # Какие методы оценки производительности микропроцессоров применялись на первых этапах развития микро-процессорной техники?
- # Какова область применения тестовой программы Linpack 1000х1000?
- # Какие группы тестов входят в состав пакета SPECcpu?
- # Каковы недостатки оценки производительности микропроцессоров по их тактовой частоте?
- # Какая организация в настоящее время является наиболее авторитетной в области разработки тестовых программ для универсальных микропроцессоров?
- # Какие характеристики вычислительной системы оценивают тесты SPECcpu?
- # Каковы достоинства оценки производительности микропроцессоров по их тактовой частоте?
- # Каковы функции организации SPEC?
- # Как представляются результаты тестирования на тестах SPECcpu?
- # Каковы недостатки оценки производительности микропроцессоров по количеству операций, выполняемых в единицу времени?
- # Кто входит в состав организации SPEC?
- # Какая организация в настоящее время наиболее авторитетна в области разработки тестовых программ для сигнальных микропроцессоров?
- # В чём заключается основное отличие тестовой программы Linpack от оценки производительности в MIPS и MFLOPS?
- # Какие факторы не позволяют в настоящее использовать тестовую программу Linpack 100х100 для оценки производи-тельности микропроцессоров?
- # Какие наборы тестовых программ для оценки производительности универсальных микропроцессоров наиболее распространены в настоящее время?
- # Какой подход был использован фирмой AMD для того, чтобы заставить пользователя в первую очередь обращать внимание на производительность микропроцессора, а не на тактовую частоту его работы?
- # В каком виде представляются результаты тестирования на тестах SPECcpu?
- # На каком языке написано большинство программ, входящих в состав тестов SPEC для оценки производительности на целочисленных операциях?
- # Каким образом в настоящее время оценивается производительность микропроцессоров и микропроцессорных систем?
- # Почему тестовые программы SPECcpu постоянно модернизируются?
- # Каковы функции организации TPC?
- # Укажите типы тестовых программ для оценки производительности микропроцессоров и микропроцессорных систем.
- # Какие типы задач входят в состав тестов SPECcpu?
- # Для каких целей используется набор тестов SPEC HPC2002?
- # Какая тестовая программа первой начала использоваться для оценки производительности?
- # Какие требования предъявляются к задачам, входящим в состав тестов SPECcpu?
- # Какие действия по цифровой обработке сигналов играют главную роль в оценке производительности сигнальных микропроцессоров в тестах BDTI?
- # Какой алгоритмический язык наиболее часто используется для написания программ, входящих в состав тестов SPEC для оценки производительности на операциях с плавающей точкой?
- # Какая информация по системам автоматизации коммерческой деятельности учитывается в тестовом пакете TPC?
- # Как определяется результат тестирования на пакете тестовых программ SPECcpu исходя из результатов тестирования на отдельных тестовых программах этого пакета?
- # Какие группы регистров входят в состав регистровой структуры МП с архитектурой IA-32?
- # Какие регистры НЕ относятся к системным регистрам МП с архитектурой IA-32?
- # Какие флаги входят в состав флагов управления регистра флагов универсального МП с архитектурой IA-32?
- # Какова разрядность регистра GDTR МП с архитектурой IA-32?
- # Каково назначение бита PE регистра управления CR0?
- # Какие группы регистров НЕ входят в состав регистровой структуры МП с архитектурой IA-32?
- # Какие регистры относятся к системным регистрам МП с архитектурой IA-32?
- # Каково назначение сегментных регистров универсального микропроцессора с архитектурой IA 32 в защищенном режиме работы микропроцессора?
- # Какие поля содержатся в регистре данных FPU универсального МП при обработке чисел с плавающей запятой?
- # Какая информация содержится в регистре IDTR МП с архитектурой IA-32?
- # Какова разрядность регистра LDTR МП с архитектурой IA-32?
- # Каково назначение регистра управления CR3?
- # Какие регистры входят в состав группы основных функциональных регистров МП с архитектурой IA-32?
- # Сколько 32-разрядных регистров входят в состав регистров общего назначения МП с архитектурой IA-32?
- # Каково назначение сегментных регистров микропроцессора с архитектурой IA 32 в реальном режиме работы микропроцессора?
- # Сколько разрядов может быть отведено под представление порядка в регистре флагов FPU?
- # Каково назначение бита PG регистра управления CR0?
- # Каково назначение регистров отладки и тестирования МП с архитектурой IA-32?
- # Какие регистры НЕ входят в состав группы основных функциональных регистров МП с архитектурой IA-32?
- # К какому количеству 16-разрядных регистров возможно обращение в блоке регистров общего назначения МП с архитектурой IA-32?
- # Сколько сегментных регистров входит в состав МП с архитектурой IA-32?
- # Каково назначение регистра тегов блока обработки чисел с плавающей запятой в МП с архитектурой IA-32?
- # Каково назначение регистра тегов блока обработки чисел с плавающей запятой в МП с архитектурой IA-32?
- # Каково назначение регистра управления CR1?
- # Какие регистры входят в состав FPU микропроцессора с архитектурой IA-32?
- # К какому количеству 8-разрядных регистров возможно обращение в блоке регистров общего назначения МП с архитектурой IA-32?
- # Какая информация содержится в регистре управления FPU?
- # Какая информация содержится в регистре LDTR МП с архитектурой IA-32?
- # Какова разрядность регистра LDTR МП с архитектурой IA-32?
- # Каково назначение регистра управления CR2?
- # Какие регистры НЕ входят в состав FPU микропроцессора с архитектурой IA-32?
- # Какие флаги входят в состав флагов состояния регистра флагов универсального МП с архитектурой IA 32?
- # Какая информация содержится в регистре состояния FPU?
- # Какая информация содержится в регистре GDTR МП с архитектурой IA-32?
- # Какова разрядность регистра IDTR МП с архитектурой IA-32?
- # Какая информация содержится в регистре TR МП с архитектурой IA-32?
- # Что такое физическое адресное пространство?
- # Каковы основные недостатки сегментного распределения памяти?
- # Как определяется селектор в логическом адресе?
- # На какие поля разбивается линейный адрес в случае необходимости страничного преобразования?
- # Какова длина поля адреса в дескрипторе сегмента?
- # Каково назначение поля DPL в дескрипторе сегмента?
- # Какова особенность использования нулевого дескриптора в глобальной таблице дескрипторов?
- # Почему виртуальная память строится на основе страничной, а не сегментной организации памяти?
- # При каких условиях бит А в элементе таблицы страниц устанавливается в 1?
- # В чем состоит опасность хранения элементов таблиц страниц в TLB?
- # Что такое логическое адресное пространство?
- # Что такое виртуальная память?
- # Какова разрядность селектора МП с архитектурой IA-32?
- # Какие системные объекты используются при преобразовании линейного адреса в физический в случае необходимости страничного преобразования?
- # Какова длина поля предела в дескрипторе сегмента?
- # Какие типы сегмента могут описываться в дескрипторе?
- # Каково назначение поля предела в регистре GDTR?
- # Почему в МП с архитектурой IA 32 используется двухуровневое преобразование номера виртуальной страницы в номер физической страницы?
- # При каких условиях бит D в элементе таблицы страниц устанавливается в 1?
- # Меняется ли объем страницы в разных моделях микропроцессоров?
- # Что входит в состав логического адреса при сегментной организации логического адресного пространства?
- # Какие адреса использует программист при составлении программ?
- # Какие поля входят в состав селектора?
- # Каково назначение префикса размера операнда в формате команд МП с архитектурой IA 32?
- # В каких единицах может указываться длина сегмента, задаваемая в его дескрипторе?
- # Какие типы системных объектов могут быть описаны в дескрипторе сегмента?
- # Какое максимальное количество дескрипторов может находиться в глобальной таблице дескрипторов?
- # Как определяется положение начала каталога таблиц страниц?
- # Каково назначение бита D в элементе таблицы страниц?
- # Что входит в состав логического адреса при страничной организации логического адресного пространства?
- # Каков размер смещения в логическом адресе МП с архитектурой IA-32?
- # Каково назначение SIB-байта в формате команд адреса МП с архитектурой IA 32?
- # Чем определяется единица измерения длины сегмента, задаваемой в его дескрипторе?
- # Обращение к каким таблицам может быть задано в селекторе?
- # Какое максимальное количество дескрипторов может находиться в локальной таблице дескрипторов?
- # По какому физическому адресу расположен дескриптор сегмента, если в его селекторе значение поля индекса равно 3, бит TI=0, а базовый адрес в регистре глобальной таблицы дескрипторов GDTR равен 00010000h?
- # Как определяется положение элемента каталога таблиц страниц в каталоге таблиц страниц относительно его начала?
- # Каково назначение буфера ассоциативной трансляции TLB в МП с архитектурой IA 32?
- # Как формируется смещение в логическом адресе при выборке команды?
- # Для каких целей используется поле масштаба SIB-байта в формате команд адреса МП с архитектурой IA 32?
- # Какова длина сегмента в МП с архитектурой IA 32, работающего в защищенном режиме?
- # Какая информация содержится в глобальной таблице дескрипторов?
- # Сколько обращений к памяти требуется при вычислении линейного адреса в случае нахождения дескриптора сегмента в глобальной таблице дескрипторов?
- # По какому физическому адресу расположен дескриптор сегмента, если в его селекторе значение поля индекса равно 5, бит TI=0, а базовый адрес в регистре глобальной таблицы дескрипторов GDTR равен 00010000h?
- # Как определяется положение начала таблицы страниц?
- # Каково назначение бита V строк буфера ассоциативной трансляции TLB в МП с архитектурой IA 32?
- # Какое основное отличие сегментов от страниц?
- # Как формируется смещение в логическом адресе при обращении за операндом, находящемся в памяти?
- # Какие дополнительные возможности по адресации операндов имеет МП с архитектурой IA 32 по сравнению с универсальным 16-разрядным микропроцессором?
- # Каково назначение бита G в дескрипторе сегмента?
- # Какая информация содержится в локальной таблице дескрипторов?
- # Сколько обращений к памяти требуется при вычислении линейного адреса в случае нахождения дескриптора сегмента в локальной таблице дескрипторов?
- # По какому физическому адресу расположен дескриптор сегмента, если в его селекторе значение поля индекса равно 4, бит TI=0, а базовый адрес в регистре глобальной таблицы дескрипторов GDTR равен 00010000h?
- # Как определяется положение элемента таблицы страниц в таблице страниц относительно ее начала?
- # Какой механизм замещения строк используется в буфере ассоциативной трансляции TLB в МП с архитектурой IA 32?
- # Как организуется трансляция логического адреса в физический при сегментно-страничной организации логического адресного пространства?
- # Какое главное назначение имеют страницы при сегментно-страничной организации логического адресного пространства?
- # Какие системные таблицы используются при сегментном преобразовании адреса в МП с архитектурой IA 32?
- # Какие таблицы должны быть обязательно определены до перевода микропроцессора в защищенный режим работы?
- # Каково назначение бита D в дескрипторе сегмента?
- # Как определяется положение начала глобальной таблицы дескрипторов?
- # Как определяется положение начала локальной таблицы дескрипторов?
- # Какова длина поля адреса в элементе каталога таблиц страниц?
- # Сколько строк содержит один блок буфера ассоциативной трансляции TLB в МП с архитектурой IA 32?
- # Как может быть организовано логическое адресное пространство?
- # Какое главное назначение имеют сегменты при сегментно-страничной организации логического адресного пространства?
- # Что получается в результате сегментного преобразования адреса?
- # Какую информацию о сегменте содержит его дескриптор?
- # Каково назначение бита P в дескрипторе сегмента?
- # Как определяется положение дескриптора в глобальной таблице дескрипторов относительно ее начала?
- # Возможно ли пересечение локальных таблиц дескрипторов при их расположении в оперативной памяти?
- # Какова длина поля адреса в элементе таблицы страниц?
- # На сколько блоков разбивается буфер ассоциативной трансляции TLB в МП с архитектурой IA 32?
- # Как организуется трансляция логического адреса в физический при сегментной организации логического адресного пространства?
- # Что входит в состав логического адреса микропроцессора с архитектурой IA-32?
- # В каком случае требуется страничное преобразование линейного адреса в физический?
- # Какая информация НЕ содержится в дескрипторе сегмента?
- # Каково назначение бита A в дескрипторе сегмента?
- # Как определяется положение дескриптора в локальной таблице дескрипторов относительно ее начала?
- # Для чего используются теневые регистры, соответствующие сегментным регистрам микропроцессора?
- # Каково назначение бита P в элементе таблицы страниц?
- # Какую информацию содержит поле тегов буфера ассоциативной трансляции TLB в МП с архитектурой IA 32?
- # Каково назначение кэш-памяти?
- # Каковы отличительные черты кэш-памяти с обратной записью?
- # От чего зависит эффективность работы кэш-памяти?
- # Какая информация хранится в блоке достоверности и LRU кэш-памяти?
- # Какие ситуации рассматриваются механизмом MESI для кэш-памяти, находящейся в состоянии Invalid?
- # Какова длина блоков, которыми происходит обмен информацией между оперативной и кэш-памятью?
- # Как организована внутренняя кэш-память в микропроцессоре I486?
- # Какие стратегии замещения не используются при вытеснении строк кэш-памяти?
- # Сколько разрядов отводится под кодирование поля LRU в 4-канальной множественно-ассоциативной кэш-памяти?
- # В каком из состояний, поддерживаемых механизмом MESI, информация в кэш-памяти микропроцессора считается достоверной?
- # Что такое кэш-попадание?
- # Какая организация кэш-памяти называется полностью ассоциативной?
- # Какие адреса используются при обращении к кэш-памяти?
- # Как организован блок данных кэш-памяти в микропроцессоре I486?
- # Какие ситуации рассматриваются механизмом MESI для кэш-памяти, находящейся в состоянии Shared?
- # Что такое кэш-промах?
- # Каким образом может быть организована кэш-память?
- # Какая организация кэш-памяти называется множественно ассоциативной?
- # К какому типу относится внутренняя кэш-память в микропроцессоре I486?
- # Какие ситуации рассматриваются механизмом MESI для кэш-памяти, находящейся в состоянии Exclusive?
- # Какая информация хранится в кэш-памяти при включении компьютера?
- # Каковы основные способы реализации взаимодействия между оперативной и кэш-памятью на этапе записи информации?
- # Каковы преимущества кэш-памяти с прямым отображением перед полностью ассоциативной кэш-памятью?
- # Какова длина строки кэш-памяти в микропроцессоре I486?
- # Каково назначение механизма MESI?
- # Каким образом в кэш-памяти запоминается наиболее часто используемая информация?
- # Каковы отличительные черты кэш-памяти со сквозной записью?
- # Каковы преимущества полностью ассоциативной кэш-памяти перед кэш-памятью с прямым отображением?
- # Какая информация хранится в блоке тэгов кэш-памяти?
- # Какие ситуации рассматриваются механизмом MESI для кэш-памяти, находящейся в состоянии Modified?
- # Какие принципы работы программы и взаимодействия между оперативной и кэш-памятью обеспечивают эффективность использования кэш-памяти?
- # Какая организация кэш-памяти называется памятью с прямым отображением?
- # Можно ли запретить кэширование информации?
- # На какие поля разбивается физический адрес при обращении к кэш-памяти?
- # С какой целью шина адреса микропроцессора делается двунаправленной?
- # Каково назначение аппаратных средств защиты информации микропроцессора?
- # На каком уровне привилегий работают прикладные пользовательские программы?
- # Возможно ли выполнение команд ввода-вывода для программы, чей уровень привилегий меньше уровня привилегий, указанного в поле IOPL регистра флагов?
- # На какие классы делятся аппаратные средства защиты информации в микропроцессоре?
- # Сколько уровней привилегий должна поддерживать защищенная операционная система?
- # В каком случае часть сегмента может иметь особую защиты по отношению ко всему сегменту?
- # Какие проверки выполняются средствами защиты микропроцессора на этапе загрузки селектора и кэширования дескриптора?
- # На каком уровне привилегий можно реализовать незащищенную систему?
- # На каком уровне привилегий могут располагаться данные, к которым разрешено обращение программе?
- # Какие проверки выполняются средствами защиты микропроцессора при обращении к памяти?
- # На каком уровне привилегий могут выполняться привилегированные команды?
- # На каком уровне привилегий разрешено обращение программы к другим программам без использования специальных механизмов доступа?
- # Какое максимальное количество уровней привилегий различается аппаратными средствами микропроцессора?
- # Какие команды относятся к привилегированным?
- # Какие проверки проводят средства защиты микропроцессора по привилегиям при выполнении программы?
- # Какое количество уровней привилегий различается аппаратными средствами микропроцессора на уровне страниц?
- # Какая информация содержится в шлюзе вызова?
- # Какой уровень привилегий кодируется в поле DPL байта доступа шлюза вызова?
- # На каком уровне привилегий работают программы ядра операционной системы?
- # Чем определяется уровень привилегий сегмента?
- # Каким образом программе обеспечивается возможность вызова более привилегированных программ?
- # Как в общем случае изменяется время выполнения пакета программ при увеличении коэффициента мультипрограммирования?
- # Укажите основные черты многозадачного режима работы компьютера
- # Для чего используется битовая карта ввода-вывода в сегменте состояния задачи?
- # Для чего используется бит занятости B в дескрипторе TSS?
- # Как в общем случае изменяется время выполнения программы при увеличении коэффициента мультипрограммирования?
- # Каким образом осуществляется переключение задач?
- # Для каких целей используется селектор возврата в сегменте состояния задачи?
- # Что характеризует коэффициент мультипрограммирования мультипрограммной ЭВМ?
- # Какую длину имеет сегмент состояния задачи?
- # Для чего используется бит NT вложенной задачи в регистре флагов?
- # Чем характеризуется мультипрограммный режим работы ЭВМ?
- # Что представляет собой сегмент состояния задачи?
- # Каково назначение поля смещения в командах межсегментных переходов, осуществляющих переключение задач?
- # В каком случае увеличение коэффициента мультипрограммирования увеличивает пропускную способность ЭВМ?
- # В каких случаях статическое распределение ресурсов предпочтительнее динамического?
- # Какая информация хранится в сегменте состояния задачи?
- # Какие аппаратные средства микропроцессора используются для поддержки мультипрограммного режима работы?
- # Как изменит повышение приоритета одной из программ пропускную способность мультипрограммной ЭВМ?
- # Какая информация содержится в регистре задачи?
- # На какие группы делятся прерывания в универсальном микропроцессоре?
- # Чем отличается обработка прерывания от выполнения подпрограммы?
- # Как определяется адрес обработчика прерываний для универсального микропроцессора, работающего в реальном режиме?
- # Какое максимальное количество источников прерываний может быть подключено к универсальному микропроцессору с использованием контроллеров приоритетных прерываний типа i8259 ?
- # На какие группы делятся аппаратные прерывания в универсальном микропроцессоре?
- # Каким образом универсальный микропроцессор определяет тип немаскируемого аппаратного прерывания?
- # Какие условия должны быть выполнены, чтобы запрос, поступивший в контроллер приоритетных прерываний, был принят к обслуживанию?
- # Какими средствами реализуется механизм обработки прерываний?
- # На какие группы делятся программные прерывания в универсальном микропроцессоре?
- # Каким образом универсальный микропроцессор определяет тип маскируемого аппаратного прерывания?
- # Чем отличается вызов обработчика прерываний через шлюз прерывания от вызова через шлюз ловушки?
- # В какой момент в современных ЭВМ проводится проверка наличия запроса прерывания?
- # Чем выполнение программы - обработчика прерывания отличается от выполнения подпрограмм?
- # Сколько типов прерываний используется в универсальном микропроцессоре?
- # Каким образом контроллер приоритетных прерываний формирует тип прерывания, принятого к обслуживанию?
- # Сколько входов запросов немаскируемых прерываний имеет универсальный микропроцессор?
- # Каким образом универсальный микропроцессор определяет тип программного прерывания?
- # Как определяются приоритеты запросов прерываний в контроллере приоритетных прерываний?
- # Сколько входов запросов маскируемых прерываний имеет универсальный микропроцессор?
- # Какую информацию содержит тип прерывания?
- # Каков порядок распределения приоритетов запросов прерываний (от наивысшего к наинизшему) в стандартной конфигурации компьютера, использующего два контроллера приоритетных прерываний?
- # Какую информацию содержит тип прерывания?
- # Чем характеризуются программные прерывания (исключения) типа ОТКАЗ?
- # Какая информация может содержаться в таблице дескрипторов прерываний?
- # Каким образом микропроцессор определяет адрес программы - обработчика прерывания поступившего запроса?
- # Чем характеризуются программные прерывания (исключения) типа ЛОВУШКА?
- # Каково назначение контроллера приоритетных прерываний в компьютере?
- # Какие из действий по обработке прерывания выполняются процессором автоматически?
- # Чем характеризуются программные прерывания (исключения) типа АВАРИЯ?
- # Какое максимальное количество источников прерываний может быть подключено к универсальному микропроцессору с использованием одной схемы контроллера приоритетных прерываний типа i8259?
- # Какими средствами можно запретить все аппаратные маскируемые прерывания?
- # Какие действия по обработке прерывания микропроцессор выполняет автоматически при поступлении запроса прерывания, разрешенного к обслуживанию?
- # Какое максимальное количество источников прерываний может быть подключено к универсальному микропроцессору с использованием двух контроллеров приоритетных прерываний типа i8259, включенных каскадно?
- # Какая информация содержится в таблице векторов прерывания?
- # Какие из параметров НЕ входят в понятие интерфейса?
- # При выполнении каких команд на магистрали МПС формируется сигнал IOR?
- # Между какими устройствами возможен обмен в режиме прямого доступа?
- # С какой целью в микропроцессорной системе используется сигнал AEN?
- # Выполнение каких функций возлагается на интерфейс в микропроцессорных системах?
- # Каков основной недостаток обмена информацией в режиме прямого доступа к памяти?
- # Какая информация должна быть занесена в контроллер прямого доступа к памяти при его инициализации?
- # Возможно ли изменение приоритетов в обслуживании внешних устройств в режиме ПДП?
- # Каковы недостатки магистрально-модульного способа организации микропроцессорных систем?
- # В каких случаях программно-управляемый обмен между памятью и устройством ввода-вывода эффективнее обмена в режиме прямого доступа к памяти?
- # Как определяется начальный адрес блока ОЗУ, с которым проводит обмен внешнее устройство в режиме прямого доступа к памяти?
- # Какие ограничения накладывает используемый чипсет на микропроцессорную систему?
- # Каковы преимущества микропроцессорной системы с общим адресным пространством памяти и внешних устройств?
- # Каковы недостатки программно-управляемого способа передачи информации?
- # Какие из перечисленных сигналов используются при обмене информации в режиме прямого доступа к памяти?
- # Сколько внешних устройств может работать в режиме прямого доступа к памяти при каскадном включении двух контроллеров ПДП ?
- # Каковы преимущества микропроцессорной системы с раздельным адресным пространством памяти и внешних устройств
- # Как в МПС устраняется возможность зависания в случае повреждения линии, по которой в микропроцессор поступает сигнал готовности внешнего устройства?
- # Сколько внешних устройств может работать в режиме прямого доступа к памяти при использовании одного контроллера ПДП ?
- # Каковы функции чипсета?
- # При выполнении каких команд на магистрали МПС формируется сигнал IOWR?
- # Каким образом микропроцессор согласует длительность своего цикла с работой медленных внешних устройств?
- # Каково назначения контроллера прямого доступа к памяти в микропроцессорной системе?
- # Какое максимальное количество внешних устройств может использоваться в микропроцессорной системе в режиме прямого доступа к памяти?
- # Какие преимущества обеспечивает конвейерный принцип обработки информации (при идеальном конвейере)?
- # Каково время выполнения 20 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
- # Как называются конфликты в конвейере, возникающие при конвейеризации команд переходов?
- # Какие из действий не выделяются в пятиступенчатом конвейере в отдельный этап?
- # Каково время выполнения 10 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
- # Как называются конфликты в конвейере, возникающие в случаях, когда выполнение одной команды зависит от результата выполнения предыдущей команды?
- # Какими средствами при конвейерной обработке информации обеспечивается повышение производительности работы микропроцессора?
- # Каково время выполнения 100 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
- # Каким образом, в основном, разрешаются конфликты типа RAW?
- # Как изменяется длительность такта при переходе от последовательного выполнения команд к конвейерному?
- # Какова длительность выполнения 15 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
- # Какие конфликты по данным обусловлены чисто конвейерной организацией микропроцессора?
- # Чем определяется длительность такта работы микропроцессора при конвейерной обработке информации?
- # Какова длительность выполнения 4 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
- # Для каких целей современные микропроцессоры используют физические регистры помимо логических?
- # Чем характеризуется идеальный конвейер?
- # Какова длительность выполнения 5 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
- # Как называются конфликты в конвейере, возникающие в том случае, когда аппаратные средства микропроцессора не могут поддерживать все возможные комбинации команд в режиме одновременного выполнения с совмещением?
- # Какова длительность выполнения 3 команд в идеальном 5 ступенчатом конвейере при длительности такта 10 нс?
- # Какие показатели работы программы улучшаются при использовании схемы "задержанных переходов"?
- # Каковы причины возникновения структурных конфликтов в конвейере?
- # Каким образом устраняются конфликты по управлению в случае для команд безусловных переходов?
- # Для устранения каких конфликтов используется метод переименования регистров?